قسم هندسة الحاسوب

المزيد ...

حول قسم هندسة الحاسوب

أنشئ قسم هندسة الحاسوب في أواخر عام 1978م، كأحد أقسام كلية الهندسة النووية والإلكترونية آنذاك واستقبل أول مجموعة من طلابه عام 1979م، ويهتم تخصص هندسة الحاسب بعمليات التحليل والتصميم للنظم الالكترونية الرقمية والتماثلية وتطبيقاتها الهندسية والعلمية المختلفة. يتعلم الطالب بقسم الحاسوب خلال دراسته طرق تصميم واختبار النظم الالكترونية الرقمية والتماثلية والتحكم الآلي والمعالجات الدقيقة وكذلك شبكات الحاسب ونظم المعلومات وآخر التقنيات في مجال الحاسوب ونظم المعلومات والاتصالات. ويتولى تسيير البرنامج العلمي والبحثي بالقسم أكثر من 24 عضو هيئة تدريس في تخصصات مختلفة. وينعكس التطبيق العملي للمحاضرات النظرية من خلال التجارب المعملية التي يجريها الطالب حيث يتوفر لدى القسم العديد من المعامل المجهزة تجهيزاً حديثاً تغطى تخصصات مختلفة منها الدوائر الإلكترونية والمنطقية والبرمجيات والمعالجات الدقيقة والتحكم الآلي وشبكات الحاسب والقياسات والاتصالات.

ان الاتجاه العلمي لقسم هندسة الحاسب يرتكز على التصميم و التطبيق وإيجاد الحلول الملائمة للمشاكل التي تحتاجها مؤسسات الدولة. وخريج قسم هندسة الحاسب من مهام عمله وضع المواصفات لأجهزة الحاسبات وإعطاء الاستشارات الفنية لاختيار الأصلح منها وكذلك الإشراف على تركيبها وتشغيلها وإعداد التجهيزات الفنية اللازمة لها وتصميم وتطوير شبكات الحاسبات ومن ثم إدارتها, ومن واجباتـه أيضا المساهمة في تصميم الحاسبات الإلكترونية وشبكاتها والأجهزة الإلكترونية التي تعتمد عليها وتصميم نظم المعالجات الدقيقة وأنظمة التحكم.

حقائق حول قسم هندسة الحاسوب

نفتخر بما نقدمه للمجتمع والعالم

14

المنشورات العلمية

27

هيئة التدريس

240

الطلبة

0

الخريجون

البرامج الدراسية

بكالوريوس هندسة الحاسوب
تخصص هندسة الحاسوب

يمضي الطالب خلال دراسته بالمرحلة الجامعية بالقسم قرابة الثمانية فصول دراسية يتلقى العديد من المحاضرات والتجارب العملية في المقررات الهندسية ألتخصصيه الإجبارية ...

التفاصيل
ماجستير هندسة حاسوب
تخصص هندسة الحاسوب

...

التفاصيل

من يعمل بـقسم هندسة الحاسوب

يوجد بـقسم هندسة الحاسوب أكثر من 27 عضو هيئة تدريس

staff photo

أ.د. اسماعيل محمد عاشور اللبيب

إسماعيل اللبيب هو احد أعضاء هيئة التدريس بقسم هندسة الحاسوب بكلية الهندسة. يعمل السيد إسماعيل اللبيب بجامعة طرابلس كـأستاذ منذ 2018 وله العديد من المنشورات العلمية في مجال تخصصه . يستمد فلسفته التدريسية والبحثية من تجاربه كطالب دراسات عليا ومساعد تدريس في جامعتي طرابلس وواترلوا ، وكأستاذ في جامعة طرابلس أيضًا. لقد قام بتدريس العديد من المواد الدراسية في مجال هندسة الحاسب في المرحلة الجامعية والدراسات العليا.

منشورات مختارة

بعض المنشورات التي تم نشرها في قسم هندسة الحاسوب

An Alternative Microprocessor Bus Structure Design on FPGA (Journal)

A tri-state-based bus implementation is useful for any large design application with a large number of design blocks, but at the same time, it can complicate synchronization and testing. Field programmable gate array (FPGA) chips do not have enough tristate drivers to mount large buses. Alternatively, designers can use bus structures based on multiplexers. In this research paper, the basic modules of the proposed microprocessor bus system are designed, implemented, and simulated using Verilog hardware description language (HDL), and implemented and routed to the FPGA. Microprocessors with a tristate-based bus compared to a bus system with a multiplexer bus have proven to consume more power, and have less timing and test process flexibility. The proposed multiplexed bus architecture can be used for embedded systems and mobile electronic devices that require high speed and low power consumption. In the intellectual property (IP) integration has limited tristate-based buses, so large design applications can use multiplexer-based buses. Application-specific integrated circuit designs use an internal multiplexer-based bus for the same reason. Also, a tristate-based bus has timing and power consumption issues due to the capacitive load of the nodes.
Mohamed Muftah Eljhani(9-2022)
Publisher's website

Array Programming in Pascal (2015)

A review of previous array Pascals leads on to a description of the Glasgow Pascal compiler. The compiler is an ISO-Pascal superset with semantic extensions to translate data parallel statements to run on multiple SIMD cores.
Youssef Omran Gdurra, Paul Cockshott, Ciaran Mcreesh, Susanne Oehle(6-2015)
Publisher's website

Wake-Up-Word Feature Extraction on FPGA (Journal)

Wake-Up-Word Speech Recognition task (WUW-SR) is a computationally very demand, particu-larly the stage of feature extraction which is decoded with corresponding Hidden Markov Models (HMMs) in the back-end stage of the WUW-SR. The state of the art WUW-SR system is based on three different sets of features: Mel-Frequency Cepstral Coefficients (MFCC), Linear Predictive Coding Coefficients (LPC), and Enhanced Mel-Frequency Cepstral Coefficients (ENH_MFCC). In (front-end of Wake-Up-Word Speech Recognition System Design on FPGA) [1], we presented an experimental FPGA design and implementation of a novel architecture of a real-time spectrogram extraction processor that generates MFCC, LPC, and ENH_MFCC spectrograms simultaneously. In this paper, the details of converting the three sets of spectrograms 1) Mel-Frequency Cepstral Coefficients (MFCC), 2) Linear Predictive Coding Coefficients (LPC), and 3) Enhanced Mel-Frequency Cepstral Coefficients (ENH_MFCC) to their equivalent features are presented. In the WUW- SR system, the recognizer’s front-end is located at the terminal which is typically connected over a data network to remote back-end recognition (e.g., server). The WUW-SR is shown in Figure 1. The three sets of speech features are extracted at the front-end. These extracted features are then compressed and transmitted to the server via a dedicated channel, where subsequently they are decoded.
Mohamed Muftah Eljhani(1-2014)
Publisher's website